Xilinx公司宣布了Vivado®设计套件HLx版本,实现了一种新的超高生产率方法,用于设计所有可编程soc, fpga,并创建可重用平台。这些新的HLx版本包括HL系统版,HL设计版和HL WebPACK™版。所有HLx版本包括Vivado高级合成(HLS),包括C/ c++库,Vivado IP Integrator (IPI), LogicCORE™IP子系统,以及完整的Vivado实现工具套件,使主流用户能够轻松采用最高效和先进的基于C和IP的设计流程。当加上新的UltraFast™高水平生产力设计方法论指南,与传统方法相比,用户可以实现10-15X的生产率提高。HLx版可以免费升级到Vivado设计套件。
用于创建和编程可重用平台的超高生产力
在过去的3年里,领先的Xilinx客户开创并成熟了现在包含在HLx版本中的基于C和ip的设计技术和方法,并证明了10-15X的生产力潜力。为了实现这种生产力,这些客户采用了以下所有或部分方法;1)基于c的设计和优化复用,2)IP子系统复用,3)集成自动化,4)加速设计闭合。
与传统的基于RTL的设计不同,基于C和IP的设计可以大大提高设计重用的速度,快速设计探索更好的微架构,取代容易出错的手工C到RTL转换,消除集成C和基于RTL的IP时的时间和错误,并显著缩短验证时间。使用高级抽象,客户发现他们可以快速获得整体更好的或同等质量的结果(性能、功率、利用率)。
为了实现这些高生产率流,HLx版本包括Vivado HLS、Vivado IPI、LogicCORE IP子系统和完整的Vivado实现工具套件。此外,Xilinx及其联盟生态系统正在不断扩大针对市场的C语言库,如用于视频和图像处理的OpenCV、用于汽车驾驶辅助系统(ADAS)和数据中心应用的机器学习。Xilinx新的LogiCORE IP子系统是高度可配置的,市场定制的构建模块,集成了多达80个独立的IP核心,软件驱动程序,设计示例和测试平台。新的IP子系统可用于以太网、PCIe®、视频处理、图像传感器处理和OTN开发。这些IP子系统基于行业标准,如AMBA®AXI 4互连协议,IEEE P1735加密和IP- xact,以实现与Xilinx和联盟成员IP的互操作性,并加快集成。
基于c的IP和预先打包的IP子系统的结合利用Vivado IP Integrator快速结合,实现集成自动化。Vivado IPI的集成自动化提供了一个设备和平台感知的交互式环境,支持关键IP接口的智能自动连接、一键式IP子系统生成、实时drc和接口变化传播,并结合了强大的调试能力。平台感知智能,可以预配置Zynq®soc和mpsoc处理系统与正确的外设,驱动程序和内存映射,以支持目标板。设计团队现在可以快速识别、重用和集成软件和硬件IP,针对ARM®处理系统和高性能FPGA逻辑。
Xilinx设计方法论营销高级总监tom Feist说:“HLx Editions为创建和编程可重用的所有可编程平台提供了一个框架。”通过在我们所有的Vivado包装中提供先进的工具、IP和UltraFast设计方法,我们的主流客户可以专注于他们的差异化价值,更快地获得更好的设计。”
HLx是对SDx创建和部署平台的补充
HLx为硬件工程师加速所有可编程平台的创建、修改和编程,补充Xilinx SDx开发环境(SDSoC™,SDAccel™和SDNet™),这些是为软件和系统工程师量身定制的。SDx系列开发环境允许在HLx生成平台上使用C、c++、OpenCL™和用于包处理的新兴P4语言的混合进行软件定义编程。HLx和SDx代表了Xilinx设计实现解决方案的新时代,利用所有可编程设备(包括Zynq soc、mpsoc、asic级fpga和3D ic)的新时代,开发更智能、互联和差异化的系统。
可用性
Vivado Design Suite HLx版本的升级现在可以在Vivado Design Suite 2015.4版本中使用,支持Xilinx 7系列、UltraScale™和UltraScale+™设备。下载最新版本www.xilinx.com/download.要了解更多请看Vivado款视频,报名参加培训,并利用Vivado设计套件的超快设计方法论指南和新Vivado设计套件的超快高级生产力设计方法论指南.
赛灵思公司
www.xilinx.com
post Design套件加速SoC, FPGA开发与市场上的C库首次出现FPGA的技巧.
了下:FPGA的技巧